1. Congcong Chen, Jinhua Cui, Gang Qu, Jiliang Zhang, Write+Sync: Software Cache Write Covert Channels Exploiting Memory-Disk Synchronization, in IEEE Transactions on Information Forensics and Security, vol. 19, pp. 8066-8078, 2024. (CCF A,中科院一区,高被引论文)
2. Congcong Chen, Chaoqun Shen, Jiliang Zhang, Lightweight and Secure Branch Predictors against Spectre Attacks, 2022 27th Asia and South Pacific Design Automation Conference (ASP-DAC), Taipei, Taiwan, 2022, pp. 25-30. (CCF C)
3. 陈聪聪,顾致扬,张吉良,处理器芯片安全综述,《电子与信息学报》,2026.(CCF T1类)
4. Jiliang Zhang, Congcong Chen, Jinhua Cui, Keqin Li, Timing Side-channel Attacks and Countermeasures in CPU Microarchitectures, ACM Computing Surveys, vol. 56, vol. , pp. 1-40, 2024.(IF:28,中科院一区)
陈聪聪,南京邮电大学集成电路科学与工程学院(产教融合学院)讲师。博士毕业于湖南大学信息科学与工程学院。主要从事处理器芯片安全研究(包括侧信道攻击与防御技术、瞬态执行攻击、自动化漏洞检测技术等)。近年来主持了南京邮电大学校级自然科学基金项目、高水平师资科研启动资金项目,参与了国家自然科学基金联合基金重点项目、科技部重点研发计划项目和湖南省重点研发项目等。近年来,在相关领域主流期刊和会议上发表论文6篇,包括IEEE TIFS、DATE、ASPDAC、ACM CSUR和《电子与信息学报》等。
欢迎对芯片和架构安全感兴趣的同学联系我,一起学习交流。课题组由张吉良教授(院长)带领,实验室资源充足,请邮件咨询~。